企業(yè)博客
更多>>晶振——數字電路中不可替代的核心元件
來源:http://www.mbassoc.com 作者:zhaoxiandz 2013年12月30
隨著計算機科學與技術突飛猛進地發(fā)展,在電子產品中用數字電路進行信號處理的優(yōu)勢也更加突出。數字電子技術于數字電路目前被廣泛的應用于雷達、通信、電視、電子計算機、自動控制、航空航天等科學技術領域。然而,有誰能想到,晶振這個在電路板上毫不起眼的小東西,確實整個數字電路中不可缺少的核心元器件。我們可以將晶振看做整個數字電路的心臟。
數字電路為什么應用如此廣泛,就因為其穩(wěn)定性好、可靠性高、可長期存儲以及便于計算機處理和高度集成化。數字電路中的所有工作都離不開時鐘,而時鐘的穩(wěn)定性又是由時鐘晶振所決定。晶振的好壞與否將直接影響到整個數字電路的穩(wěn)定性。數字電路中用到的晶振非常多,有石英晶體諧振器也有石英晶體振蕩器。因此,為數字電路選擇合適的晶振,對整個系統(tǒng)來說至關重要。
要想為一款產品選擇到合適的晶振,其實非常的不容易。晶振都存在溫漂,因此,在選擇晶振的時候,晶振的精度、頻率溫度特性及老化率等是需要特別注意的。晶振的溫漂現象一般是指環(huán)境溫度變化時會引起晶體管參數的變化,這樣會造成靜態(tài)工作點的不穩(wěn)定,使電路動態(tài)參數不穩(wěn)定,甚至使電路無法正常工作。因此,在一些對晶振精度要求不高的電路,如微處理器的時鐘輸入等,使用普通的石英晶振完全能夠滿足需求。但是在無線通信,蜂窩應用,廣播電視等需要時鐘精確同步的應用領域,普通晶振就很難滿足電路需求了。為了減輕溫漂給電路帶來的影響,我們就要選擇精度更高的溫補晶振或恒溫晶振。
鑒于晶振在數字電路中的不可或缺性,在電路設計和使用時我們也需要對晶振小心處理。
首先,石英晶振內部存在石英晶片,所以在受到外部撞擊或者跌落的時候容易造成石英晶片斷裂破損造成晶振失效。在設計的時候就要考慮晶振的可靠安裝,以及位置盡量不要靠近板邊和設備外殼等。
其次,在手工焊接或者機器焊接的時候要注意焊接溫度,晶振對溫度比較敏感,焊接時溫度不能過高,并且加熱時間要盡可能短。
然后,設計的時候盡量縮短晶振部分的走線,晶振走線和其他信號線之間保留盡量遠的距離,并且推薦將晶振的外殼接地,這些措施都能更好的避免受到干擾。
接著,慎重選擇C1、C2的容值。盡量按照廠家提供的推薦值設計。在滿足起振要求的前提下,C1、C2的取值可以盡量小,這樣能夠縮短晶振的起振時間。
最后,注意晶振是否被過驅動,過驅動會影響晶振的使用壽命。如果用示波器測試發(fā)現晶振的輸出被削波,波峰波谷被削平,那么就要考慮晶振是否被過驅動。若發(fā)現晶振被過驅動,可以適當調整R1限流電阻的阻值。直到輸出完整的正弦波。
目前數字電子技術發(fā)展迅猛,智能手機、平板電腦以及筆記本電腦等采用的數字電路技術的電子產品越來越多,目前已逐漸融入我們每個人的生活。由此可見,數字化是未來的發(fā)展趨勢。與之密切相關的晶振也將向小體積、高精度的發(fā)展方向不斷邁進。
數字電路為什么應用如此廣泛,就因為其穩(wěn)定性好、可靠性高、可長期存儲以及便于計算機處理和高度集成化。數字電路中的所有工作都離不開時鐘,而時鐘的穩(wěn)定性又是由時鐘晶振所決定。晶振的好壞與否將直接影響到整個數字電路的穩(wěn)定性。數字電路中用到的晶振非常多,有石英晶體諧振器也有石英晶體振蕩器。因此,為數字電路選擇合適的晶振,對整個系統(tǒng)來說至關重要。
要想為一款產品選擇到合適的晶振,其實非常的不容易。晶振都存在溫漂,因此,在選擇晶振的時候,晶振的精度、頻率溫度特性及老化率等是需要特別注意的。晶振的溫漂現象一般是指環(huán)境溫度變化時會引起晶體管參數的變化,這樣會造成靜態(tài)工作點的不穩(wěn)定,使電路動態(tài)參數不穩(wěn)定,甚至使電路無法正常工作。因此,在一些對晶振精度要求不高的電路,如微處理器的時鐘輸入等,使用普通的石英晶振完全能夠滿足需求。但是在無線通信,蜂窩應用,廣播電視等需要時鐘精確同步的應用領域,普通晶振就很難滿足電路需求了。為了減輕溫漂給電路帶來的影響,我們就要選擇精度更高的溫補晶振或恒溫晶振。
鑒于晶振在數字電路中的不可或缺性,在電路設計和使用時我們也需要對晶振小心處理。
首先,石英晶振內部存在石英晶片,所以在受到外部撞擊或者跌落的時候容易造成石英晶片斷裂破損造成晶振失效。在設計的時候就要考慮晶振的可靠安裝,以及位置盡量不要靠近板邊和設備外殼等。
其次,在手工焊接或者機器焊接的時候要注意焊接溫度,晶振對溫度比較敏感,焊接時溫度不能過高,并且加熱時間要盡可能短。
然后,設計的時候盡量縮短晶振部分的走線,晶振走線和其他信號線之間保留盡量遠的距離,并且推薦將晶振的外殼接地,這些措施都能更好的避免受到干擾。
接著,慎重選擇C1、C2的容值。盡量按照廠家提供的推薦值設計。在滿足起振要求的前提下,C1、C2的取值可以盡量小,這樣能夠縮短晶振的起振時間。
最后,注意晶振是否被過驅動,過驅動會影響晶振的使用壽命。如果用示波器測試發(fā)現晶振的輸出被削波,波峰波谷被削平,那么就要考慮晶振是否被過驅動。若發(fā)現晶振被過驅動,可以適當調整R1限流電阻的阻值。直到輸出完整的正弦波。
目前數字電子技術發(fā)展迅猛,智能手機、平板電腦以及筆記本電腦等采用的數字電路技術的電子產品越來越多,目前已逐漸融入我們每個人的生活。由此可見,數字化是未來的發(fā)展趨勢。與之密切相關的晶振也將向小體積、高精度的發(fā)展方向不斷邁進。
正在載入評論數據...
相關資訊
- [2025-04-22]1C208000BC0M DSX321G 8M 8PF K...
- [2025-04-11]MP02962 GTXO-C51L/JS 5032 27M...
- [2025-04-09]O 26,0-JT21G-E-K-3,3-LF 2016 ...
- [2025-04-07]MP11162 GXO-3306L/B 3225 48M ...
- [2025-04-02]Pletronics普銳特晶振UCE403103...
- [2025-03-31]Q 26.0-JXS32-10-10/10-FU-WA-L...
- [2025-03-28]Golledge正方形鐘振GXO-U103H/I...
- [2025-03-27]MP12533 GTXO-253T/EI 2520 TCX...